第1章 数字逻辑基础
1.1 数字电路与数字信号
1.1.1 数字技术的发展和应用
1.1.2 模拟信号和数字信号
1.1.3 数字信号的描述方法
1.2 数制与码制
1.2.1 进位计数制
1.2.2 进位计数制的相互转换
1.2.3 二进制编码
1.2.4 字符编码
1.3 逻辑函数
1.3.1 逻辑函数的基本概念
1.3.2 基本逻辑运算
1.3.3 几种常用的逻辑运算
1.3.4 逻辑函数的表示方法
1.4 逻辑代数
1.4.1 逻辑代数的基本定律
1.4.2 逻辑代数运算的基本规则
1.4.3 用逻辑代数化简逻辑函数
1.5 卡诺图
1.5.1 逻辑函数的最小项
1.5.2 卡诺图的结构
1.5.3 用卡诺图化简逻辑函数
1.5.4 具有约束的逻辑函数的化简
1.6 逻辑系列及其特性
1.6.1 TTL系列简介
1.6.2 TTL系列参数和特性
1,6.3 CMOS系列简介
1.6.4 射极耦合逻辑系列简介
习题
第2章 可编程逻辑器件及MAX+plusll的使用
2.1 简单可编程逻辑器件
2.1.1 PLD
2.1.2 PLA
2.1.3 PAL
2.1.4 GAL
2.2 复杂可编程逻辑器件(CPLD)
2.2.1 CPLD概述
2.2.2 CPLD的基本结构
2.2.3 CPLD的编程
2.3 现场可编程门阵列(FPGA)
2.3.1 FPGA概述
2.3.2 FPGA的基本结构
2.3.3 FPGA的编程
2.3.4 CPLD/FPGA主流产品
2.4 MAX+plusll的使用
2.4.1 MAX+plusll概述
2.4.2 设计输入
2.4.3 LPM和IP核
2.4.4 项目编译
2.4.5 项目校验
2.4.6 器件编程与配置
习题
第3章 组合逻辑电路
3.1 组合逻辑电路的分析和设计
3.1.1 组合逻辑电路的分析
3.1.2 组合逻辑电路的设计
3.1.3 组合逻辑电路中的竞争冒险
3.2 编码器和译码器
3.2.1 编码器的基本原理
3.2.2 译码器的基本原理
3.3 数据选择器和比较器
3.3.1 数据选择器的基本原理
3.3.2 比较器的基本原理
3.4 算术运算电路
3.4.1 一位半加器和全加器的基本原理
3.4.2 多位加法器的基本原理
3.4.3 减法器的基本原理
习题
第4章 锁存器和触发器
4.1 概述
4.2 锁存器
4.2.1 SR锁存器的基本原理
4.2.2 D锁存器的基本原理
4.3 触发器
4.3.1 RS型触发器的基本原理
4.3.2 JK触发器的基本原理
4.3.4 D触发器的基本原理
习题
第5章 时序逻辑电路
第6章 存储器
第7章 VHDL语言基础
第8章 基于VHDL的基本数字电路设计
附录A VHDL保留宇
附录B 常用VHDL开发软件
附录C Quartusll软件的使用
参考文献