第1章 概述
1.1 EDA技术及其发展
1.2 EDA技术实现目标
1.3 硬件描述语言
1.4 HDL综合
1.5 基于HDL的自顶向下设计方法
1.6 EDA技术的优势
1.7 EDA设计流程
1.7.1 设计输入(原理图/HDL文本编辑)
1.7.2 综合
1.7.3 适配
1.7.4 时序仿真与功能仿真
1.7.5 编程下载
1.7.6 硬件测试
1.8 ASIC及其设计流程
1.8.1 ASIC设计简介
1.8.2 ASIC设计一般流程简述
1.9 常用EDA工具
1.9.1 设计输入编辑器
1.9.HDL综合器
1.9.3 仿真器
1.9.4 适配器
1.9.5 下载器
1.10 Quartus II简介
1.11 IP核
1.12 EDA技术发展趋势
习题
第2章 FPGA/CPLD结构原理
2.1 概述
2.1.1 PLD的发展历程
2.1.2 PLD分类
2.2 简单PLD结构原理
2.2.1 逻辑元件符号表示
2.2.2 PROM结构原理
2.2.3 PLA结构原理
2.2.4 PAL结构原理
2.2.5 GAL结构原理
2.3 CPLD的结构及其工作原理
2.4 FPGA的结构及其工作原理
2.4.1 查找表逻辑结构
2.4.2 Cyclone III系列器件的结构与原理
2.5 硬件测试
2.5.1 内部逻辑测试
2.5.2.FlAG边界扫描测试
2.5.3 嵌入式逻辑分析仪
2.6 PLD产品概述
2.6.1 Lattice公司的PLD器件
2.6.2 Xilinx公司的PLD器件
2.6.3.Altera公司的PLD器件
2.6.4.Actel公司的PLD器件
2.6.5 Altera的FPGA配置方式
2.7 CPLD/FPGA的编程与配置
2.7.1 CPLD在系统编程
2.7.2 FPGA配置方式
2.7.3 FPGA专用配置器件
2.7.4 使用单片机配置FPGA
2.7.5 使用CPLD配置FPGA
习题
第3章 VHDL设计初步
3.1 组合电路的VHDL描述
3.1.1 2选1多路选择器及其VHDL描述1
3.1.2 2选1多路选择器及其VHDL描述2
3.1.3 2选1多路选择器及其VHDL描述3
3.1.4 半加器及其VHDL的描述
3.1.5 1位二进制全加器及其VHDL描述
3.1.6 VHDL例化语句
3.2 基本时序电路的VHDL描述
3.2.1 D触发器的VHDL描述
3.2.2 VHDL实现时序电路的不同表述
3.2.3 异步时序电路设计
3.3 计数器的VHDL设计
3.3.1 4位二进制加法计数器设计
3.3.2 整数类型
3.3.3 计数器的其他VHDL表达方式
3.4 实用计数器的VHDL设计
习题
第4章 Quartus II应用向导
4.1 基本设计流程
4.1.1 建立工作库文件夹和编辑设计文件
4.1.2 创建工程
4.1.3 编译前设置
4.1.4 全程编译
4.1.5 时序仿真
4.1.6 应用RTL电路图观察器
4.2 引脚设置与硬件验证
4.2.1 引脚锁定
4.2.2 编译文件下载
4.2.3 AS模式编程
4.2.4 JTFAG间接模式编程配置器件
4.2.5 USB-Blaster编程配置器件使用方法
4.2.6 其他的锁定引脚方法
4.3 嵌入式逻辑分析仪使用方法
4.4 编辑Signal Tap II的触发信号
4.5 原理图输入设计方法
4.5.1 层次化设计流程
4.5.2 应用宏模块的多层次原理图设计
4.5.3 74系列宏模块逻辑功能真值表查询
4.6 keep属性应用
4.7 Signal Probe使用方法
4.8 Settings设置
4.9 适配器Fitter设置
4.10 HDL版本设置及Analysis&Synthesis功能
4.11 Chip Planner应用
4.11.1 Chip Planner应用实例
4.11.2 Chip Planner功能说明
4.11.3 利用Change Manager检测底层逻辑
4.12 Synplify Pro的应用及其与Quartus II接口
4.12.1 Synplify Pro设计指南
4.12.2 Synplify Pro与Quartus II的接口方法
习题
实验与设计
4-1 设计含异步清零和同步加载与时钟使能的计数器
4-4 4选l多路选择器设计实验
4-3 用文本和原理图输入法设计8位全加器
4-4 十六进制7段数码显示译码器设计
4-5 原理图输入法设计8位十进制显示的频率计
4-6 数码扫描显示电路设计
第5章 VHDL设计进阶
5.1 数据对象
5.1.1 常数
5.1.2 变量
5.1.3 信号
5.1.4 进程中的信号赋值与变量赋值
5.2 VHDL设计实例及其语法内涵
5.2.1 含同步并行预置功能的8位移位寄存器设计
5.2.2 移位模式可控的8位移位寄存器设计
5.2.3 位矢中‘1’码个数统计电路设计
5.2.4 三态门设计
5.2.5 双向端口的设计方法
5.2.6 三态总线电路设计
5.2.7 双边沿触发时序电路设计讨论
5.3 顺序语句归纳
5.3.1 进程语句格式
5.3.2 进程结构组成
5.3.3 进程要点
5.4 并行赋值语句讨论
5.5 IF语句概述
5.6 半整数与奇数分频电路设计
5.7 仿真延时
5.7.1 固有延时
5.7.2 传输延时
5.7.3 仿真6
5.8 VHDL的RTL表述
5.8.1 行为描述
5.8.2 数据流描述
5.8.3 结构描述
习题
实验与设计
5-1 半整数与奇数分频器设计
5-2 简易分频器设计
5-3 VGA彩条信号显示控制电路设计
……
第6章 宏功能模块与IP应用
第7章 VHDL有限状态机设计
第8章 系统优化和时序分析
第9章 VHDL结构与要素
第10章 VHDL基本语句
第11章 系统仿真
附录
主要参考文献