第1章 数字技术基础
1.1 数制与编码
1.1.1 数制
1.1.2 不同数制间的转换
1.1.3 编码
1.2 逻辑代数基础
1.2.1 基本概念
1.2.2 复合逻辑运算
1.2.3 逻辑代数的基本定律和基本规则
1.2.4 逻辑代数的常用公式
1.2.5 正逻辑与负逻辑
1.3 逻辑函数及其表示方法
1.3.1 逻辑函数
1.3.2 逻辑函数的表示方法
1.3.3 不同表示方法间的相互转换
1.3.4 逻辑函数的两种标准表达式
1.4 逻辑函数的化简
1.4.1 代数化简法
1.4.2 卡诺图化简法
1.4.3 具有任意项(无关项)的逻辑函数及其化简
习题
第2章 逻辑门电路
2.1 数字集成电路的特点和分类
2.1.1 数字集成电路的特点
2.1.2 数字集成电路的分类
2.2 晶体管的开关特性
2.2.1 二极管的开关特性
2.2.2 双极型晶体管的开关特性
2.3 二极管逻辑门
2.3.1 二极管与门电路
2.3.2 二极管或门电路
2.4 晶体管反相器
2.4.1 晶体管反相器的工作原理
2.4.2 反相器的负载能力
2.5 TTL集成逻辑门
2.5.1 TTL与非门的电路结构和工作原理
2.5.2 TTL与非门的特性参数
2.5.3 TTL逻辑门的动态特性
2.5.4 其他类型的TTL门电路
2.5.5 集电极开路的门电路(OC门)
2.5.6 三态门
2.5.7 TTL电路的改进系列
2.5.8 TTL电路使用中注意的问题
2.6 ECL逻辑门
2.7 CMOS反相器
2.7.1 MOS管的开关特性
2.7.2 CMOS反相器工作原理
2.7.3 其他CMOS逻辑门电路
2.7.4 漏极开路的与非门电路(OD门)
2.7.5 传输门电路
2.7.6 三态门
2.8 不同工艺逻辑门之间的互联
习题
第3章 组合电路的分析与设计
3.1 组合逻辑电路的特点
3.2 组合逻辑电路的分析
3.3 小规模组合逻辑电路的设计
3.3.1 由设计要求列真值表
3.3.2 逻辑函数的两级门实现
3.3.3 逻辑函数的三级门实现
3.3.4 组合电路实际设计中的几个问题
3.3.5 组合电路设计实例
3.4 组合逻辑电路的冒险
3.4.1 逻辑冒险与消除方法
3.4.2 功能冒险与消除方法
3.4.3 冒险消除方法的比较
3.4.4 动态冒险
3.5 常用的中规模组合逻辑电路与应用
3.5.1 集成数码比较器
3.5.2 编码器与优先编码器
3.5.3 译码器
3.5.4 数据选择器
3.5.5 数据分配器
3.5.6 奇偶校验与可靠性编码
3.5.7 运算电路
习题
第4章 集成触发器
4.1 时序电路的特点
4.2 触发器的基本特性及其记忆作用
4.3 基本RS触发器
4.3.1 电路结构及工作原理
4.3.2 描述触发器(时序电路)的方法
4.3.3 基本RS触发器的特点
4.4 各种钟控触发器的逻辑功能
4.4.1 钟控RS触发器
4.4.2 钟控D触发器
4.4.3 锁存器
4.4.4 钟控JK触发器
4.4.5 钟控T触发器
4.4.6 各种触发器之间的转换
4.4.7 钟控触发器的缺点
4.5 TTL集成主从触发器
4.5.1 基本工作原理
4.5.2 主从JK触发器的一次翻转
4.5.3 异步置0置1输入
4.5.4 主从触发器的特点
4.6 集成边沿触发器
4.6.1 负边沿JK触发器
4.6.2 维持一阻塞D触发器
4.6.3 JK触发器和D触发器的实际产品
4.6.4 触发器的逻辑符号
4.7 CMOS触发器
4.7.1 CMOS钟控D触发器
4.7.2 CMOS主从D触发器
4.7.3 CMOS主从JK触发器
4.8 集成触发器的选用和参数
4.8.1 逻辑功能的选择
4.8.2 触发方式的选择
4.8.3 触发器的参数
习题
第5章 时序逻辑电路
5.1 概述
5.2 同步时序逻辑电路分析
5.2.1 常用时序电路简介
5.2.2 同步时序逻辑电路分析方法
5.2.3 一般同步时序电路分析举例
5.2.4 移位寄存器及其应用电路的分析
5.2.5 异步时序逻辑电路的分析方法
5.3 常用时序电路的设计
5.3.1 常用时序电路的设计步骤
5.3.2 同步计数器的设计
5.3.3 序列信号发生器设计
5.3.4 M序列发生器
5.4 一般时序逻辑电路的设计方法
5.4.1 一般同步时序逻辑电路的设计方法
5.4.2 采用小规模集成器件设计异步计数器
习题
第6章 中规模时序集成电路及应用
第7章 可编程逻辑器件
第8章 硬件描述语言VHDL
第9章 数模和模数转换
第10章 脉冲波形的产生与变换
附录
参考文献