第一部分 实验平台介绍
第1章 实验软件平台介绍
1.1 Xilinx的ISE软件介绍
1.2 Mentor的ModelSim软件介绍
第2章 实验硬件平台介绍
2.1 硬件平台介绍
2.2 硬件平台外设子模块
第二部分 实 验
实验1 二进制码变换单元设计
1.1 预习内容
1.2 实验目的
1.3 实验环境
1.4 实验原理
1.5 实验步骤
1.6 实验报告
1.7 附录
1.7.1 设计代码
1.7.2 仿真结果
实验2 计数器单元设计
2.1 预习内容
2.2 实验目的
2.3 实验环境
2.4 实验原理
2.5 实验步骤
2.6 实验报告
2.7 附录
2.7.1 VHDL的源代码
2.7.2 仿真结果
EDA原理及应用实验教程目 录实验3 基于IP核的乘法器设计
3.1 预习内容
3.2 实验目的
3.3 实验环境
3.4 实验原理
3.5 实验步骤
3.6 实验报告
3.7 附录
3.7.1 VHDL源代码
3.7.2 仿真结果
实验4 基于移位相加运算的乘法器设计
4.1 预习内容
4.2 实验目的
4.3 实验环境
4.4 实验原理
4.5 实验步骤
4.6 实验报告
4.7 附录
4.7.1 VHDL源代码
4.7.2 仿真结果
实验5 基于移位相减运算的除法器设计
5.1 预习内容
5.2 实验目的
5.3 实验环境
5.4 实验原理
5.5 实验步骤
5.6 实验报告
5.7 附录
5.7.1 VHDL源代码
5.7.2 仿真结果
实验6 伪随机二进制序列发生器设计
6.1 预习内容
6.2 实验目的
6.3 实验环境
6.4 实验原理
6.5 实验步骤
6.6 实验报告
6.7 附录
6.7.1 VHDL代码(原理图生成)
6.7.2 仿真结果
实验7 序列产生和序列检测器设计
7.1 预习内容
7.2 实验目的
7.3 实验环境
7.4 实验原理
7.5 实验步骤
7.6 实验报告
7.7 附录
7.7.1 设计代码
7.7.2 仿真结果
实验8 有限脉冲响应(FIR)滤波器设计
8.1 预习内容
8.2 实验目的
8.3 实验环境
8.4 实验原理
8.5 实验步骤
8.6 实验报告
8.7 附录
8.7.1 设计代码
8.7.2 仿真结果
实验9 数字时钟管理模块(DCM)设计
9.1 预习内容
9.2 实验目的
9.3 实验环境
9.4 实验原理
9.5 实验步骤
9.6 实验报告
9.7 附录
9.7.1 DCM模块源代码
9.7.2 仿真结果
实验10 异步先进先出队列(FIFO)设计
10.1 预习内容
10.2 实验目的
10.3 实验环境
10.4 实验原理
10.5 实验步骤
10.6 实验报告
10.7 附录
10.7.1 设计代码
10.7.2 仿真结果
实验11 电子秒表设计
11.1 预习内容
11.2 实验目的
11.3 实验环境
11.4 实验原理
11.5 实验步骤
11.6 实验报告
11.7 附录
实验12 数字时钟的设计
12.1 预习内容
12.2 实验目的
12.3 实验环境
12.4 实验原理
12.4.1 设计结构
12.4.2 模块功能
12.5 实验步骤
12.6 实验报告
12.7 附录
实验13 串行A/D转换器应用设计
13.1 预习内容
13.2 实验目的
13.3 实验环境
13.4 实验原理
13.4.1 TLC549工作原理
13.4.2 FPGA系统设计原理
13.5 实验步骤
13.6 实验报告
13.7 附录
实验14 数字电压表的设计
14.1 预习内容
14.2 实验目的
14.3 实验环境
14.4 实验原理
14.4.1 系统原理及信号
14.4.2 A/D时序控制
14.4.3 编码转换电路
14.4.4 输出显示电路
14.5 实验步骤
14.6 实验报告
14.7 附录
实验15 函数信号发生器的设计
15.1 预习内容
15.2 实验目的
15.3 实验环境
15.4 实验原理
15.5 实验步骤
15.6 实验报告
15.7 附录
15.7.1 产生正弦波系数的程序
15.7.2 设计代码
实验16 直接数字频率合成器(DDS)设计
16.1 预习内容
16.2 实验目的
16.3 实验环境
16.4 实验原理
16.5 实验步骤
16.6 实验报告
16.7 附录
实验17 液晶显示模块应用设计
17.1 预习内容
17.2 实验目的
17.3 实验环境
17.4 实验原理
17.4.1 液晶模块接口原理
17.4.2 液晶显示模块的命令
17.4.3 液晶控制器原理
17.5 实验步骤
17.6 实验报告
17.7 附录
实验18 VGA显示接口设计
18.1 预习内容
18.2 实验目的
18.3 实验环境
18.4 实验原理
18.5 实验步骤
18.6 实验报告
18.7 附录
参考文献