第1章 绪论
1.1 TMS320F281x系列DSP的性能
1.2 FMS320F281x系列DSP的结构
1.3 TMS320F281x系列DSP的引脚分布
1.4 信号说明
第2章 CPU内核结构及存储器映射
2.1 CPU结构
2.2 CPU寄存器
2.2.1 累加器(ACC,AH,AL)
2.2.2 被乘数寄存器(X7)
2.2.3 乘积寄存器(P、PH和PL)
2.2.4 数据页指针(DP)
2.2.5 堆栈指针(SP)
2.2.6 辅助寄存器(XARO-XAR7和AR0-AR7)
2.2.7 程序计数器(PC)
2.2.8 返回程序寄存器(RPC)
2.2.9 中断控制寄存器(IFR,IER,DBGIER)
2.2.1 0状态寄存器(ST0,ST1)
2.3 程序流
2.3.1 中断
2.3.2 分支、调用和返回
2.3.3 单个指令的重复执行
2.3.4 指令流水线
2.4 乘法操作
2.4.1 16位×16位乘法
2.4.2 32位×32位乘法
2.5 移位操作
2.6 CPU中断与复位
2.6.1 CPU中断概述
2.6.2 CPU中断向量和优先级
2.6.3 可屏蔽中断
2.6.4 可屏蔽中断的标准操作
2.6.5 非屏蔽中断
2.6.6 非法指令陷阱
2.6.7 硬件复位(RS)
2,7流水线
2.7.1 指令流水线
2.7.2 可视流水线活动
2.7.3 流水线活动的冻结
2.7.4 流水线保护
2.7.5 避免无流水线保护操作
2.8 存储器映射
2.8.1 Flash存储器(仅F281x)
2.8.2 M0和M1SARAM
2.8.3 L0、L1和H0SARAM
2.8.4 BootROM
2.8.5 安全
第3章 TMS320X281xDSP的片内外设
3.1 系统控制和外设中断
3.1.1 Flash和OTP存储器
3.1.2 代码安全模块
3.1.3 时钟
3.1.4 通用I/O端口(GPIO)
3.1.5 外设寄存器帧及EALLOw保护寄存器
3.1.6 外设中断扩展(PIE)
3.2 系统外部接口(XINTF)
3.2.1 总体功能描述
3.2.2 XINTF配置
3.2.3 前导、有效和结束三个阶段等待状态的配置
3.2.4 XINTF寄存器
3.2.5 外部DMA支持
3.3 模/数转换器(ADC)
3.3.1 特点
3.3.2 自动排序器的工作原理
3.3.3 非中断自动排序模式
3.3.4 ADC时钟的预标定
3.3.5 ADC的供电模式和上电顺序
……
第4章 TMS320C28x DSP的寻址方式和指令系统
第5章 TMS320X281x DSP的程序编写和调试
第6章 实验系统及实验例程
附录
参考文献